時間:2008-02-19 13:35:00來源:fenghy
為了存儲大量的掃描數(shù)據(jù)和達到同步掃描的目的,我們巧妙地利用了FPGA內(nèi)置的2MBit塊RAM資源來存儲每行的圖象數(shù)據(jù)。在本設計中,我們開辟了9根地址線尋址的32Bit數(shù)據(jù)總線接口的RAM區(qū),即16KBit。如果每個掃描象素為0.1mm,按最高的掃描精度,則理論上掃描幅面可以達到1.6m。掃描從低位地址向高位地址,從每行的低位向高位依次進行。每個掃描脈沖,步進電機驅(qū)動激光頭前進一步,同時從RAM區(qū)中讀取一個圖形數(shù)據(jù),并根據(jù)讀取數(shù)據(jù)的‘1’或‘0’的狀態(tài)決定是否開關光。因為DSP每次向FPGA的RAM區(qū)寫入一行圖形數(shù)據(jù)512×32Bit,所以在對這些16KBit數(shù)據(jù)處理期間,DSP不需再向FPGA寫數(shù)據(jù)。不僅大大提高了激光設備的工作效率,而且也保證了掃描的同步性,對于往復掃描出現(xiàn)的整體錯位,在軟件上進行反向補償也提供了可行性。
3、系統(tǒng)的抗干擾措施
干擾是工業(yè)現(xiàn)場和實際應用中不可避免的現(xiàn)象,系統(tǒng)的抗干擾性能是系統(tǒng)可靠性的重要標志。印刷電路板是器件、信號線、電源線的高度集合體,它設計的好壞對抗干擾能力影響很大。在本設計中主要采用了以下抗干擾措施:
⑴ 數(shù)、模電路分開:在內(nèi)部電路和外部機械輸入信號中間采用普通光耦或高速光耦進行隔離,將它們的電源和地線分開。
⑵ 配置數(shù)字濾波器:對于FPGA芯片的幾個信號,復位、報警、回零等,能引起系統(tǒng)復位或停止,為了增加系統(tǒng)可靠性,要加數(shù)字濾波器,在此可以用軟件實現(xiàn),用VHDL語言使這幾個信號經(jīng)過幾級D觸發(fā)器(級數(shù)視情況而定),再對各級信號進行邏輯與或邏輯或。
三、結(jié)束語
隨著光電子技術和大規(guī)模集成電路的不斷發(fā)展,激光雕刻必將獲得更為廣泛的應用,進而推動DSP和FPGA在相關領域的應用和發(fā)展。在可以預見的將來,DSP技術和FPGA必將在航天、通信、激光雕刻等諸多領域中獲得更為廣泛的應用,進而推動著這些技術的進一步發(fā)展。
參考文獻:
① PCI系統(tǒng)結(jié)構 劉 暉 等譯 電子工業(yè)出版社
② 現(xiàn)代微機原理與接口技術 楊全勝 等編 電子工業(yè)出版社
③ CPLD/FPGA的開發(fā)與應用 許志軍 等編 電子工業(yè)出版社 標簽:
傳動網(wǎng)版權與免責聲明:凡本網(wǎng)注明[來源:傳動網(wǎng)]的所有文字、圖片、音視和視頻文件,版權均為傳動網(wǎng)(connectcrack.com)獨家所有。如需轉(zhuǎn)載請與0755-82949061聯(lián)系。任何媒體、網(wǎng)站或個人轉(zhuǎn)載使用時須注明來源“傳動網(wǎng)”,違反者本網(wǎng)將追究其法律責任。
本網(wǎng)轉(zhuǎn)載并注明其他來源的稿件,均來自互聯(lián)網(wǎng)或業(yè)內(nèi)投稿人士,版權屬于原版權人。轉(zhuǎn)載請保留稿件來源及作者,禁止擅自篡改,違者自負版權法律責任。
產(chǎn)品新聞
更多>2025-10-11
2025-10-09
2025-09-23
2025-09-23
2025-09-11
2025-09-08